嵌入式培訓

     
    上海報名熱線:021-51875830
    北京報名熱線:010-51292078
    深圳報名熱線:0755-61280252
    南京報名熱線:4008699035
    武漢報名熱線:027-50767718
    成都報名熱線:028-68802075
    研發(fā)與生產 脫產就業(yè)培訓基地
    3G通信 企業(yè)培訓 
      首 頁   課程介紹   培訓報名  企業(yè)培訓   付款方式   講師介紹   學員評價   關于我們   聯(lián)系我們  承接項目 開發(fā)板商城  論壇
    嵌入式協(xié)處理器--FPGA
    FPGA項目實戰(zhàn)系列課程----
    嵌入式OS--3G手機操作系統(tǒng)
    嵌入式協(xié)處理器--DSP
    手機/網絡/動漫游戲開發(fā)
    嵌入式OS-Linux
    嵌入式CPU--ARM
    嵌入式OS--WinCE
    單片機培訓
    嵌入式硬件設計
    Altium Designer Layout高速硬件設計
    嵌入式OS--VxWorks
    PowerPC嵌入式系統(tǒng)/編譯器優(yōu)化
    PLC編程/變頻器/數(shù)控/人機界面 
    開發(fā)語言/數(shù)據(jù)庫/軟硬件測試
    3G手機軟件測試、硬件測試
    芯片設計/大規(guī)模集成電路VLSI
    云計算、物聯(lián)網
    開源操作系統(tǒng)Tigy OS開發(fā)
    小型機系統(tǒng)管理
    其他類
    WEB在線客服
    武漢、南京在線WEB客服
    點擊這里給我發(fā)消息  
    QQ客服一
    點擊這里給我發(fā)消息  
    QQ客服二
    點擊這里給我發(fā)消息
    QQ客服三
    公益培訓通知與資料下載
    企業(yè)招聘與人才推薦(免費)

    合作企業(yè)新人才需求公告

    ◆招人、應聘、人才合作
    請訪問曙海旗下網站---

    電子人才網
    www.morning-sea.com.cn
    合作伙伴與授權機構
    現(xiàn)代化的多媒體教室
    曙海集團招聘啟示
    曙海動態(tài)
    郵件列表
     
     
          大型RISC處理器設計培訓班
       入學要求

            學員學習本課程應具備下列基礎知識:
            ◆ 電路系統(tǒng)的基本概念。

       班級規(guī)模及環(huán)境
           為了保證培訓效果,增加互動環(huán)節(jié),我們堅持小班授課,每期報名人數(shù)限5人,多余人員安排到下一期進行。
       上課時間和地點
    上課地點:【上?偛俊浚和瑵髮W(滬西)/星河世紀廣場(11號線上海西站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:凱盟大廈(新華路) 【成都分部】:四威大廈(泰安里營門口路)
    近開課時間(周末班/連續(xù)班/晚班)
    大型RISC處理器設計培訓班:2025年7月14日..用心服務..........--即將開課--............
       學時
         ◆課時: 共8天,64學時

            ◆外地學員:代理安排食宿(需提前預定)
            ☆合格學員免費頒發(fā)相關資格證書,提升您的職業(yè)資質
            作為早專注于嵌入式培訓的專業(yè)機構,曙海嵌入式提供的證書得到本行業(yè)的廣泛認
            可,學員的能力得到大家的認同

            ☆合格學員免費推薦工作
            ★實驗設備請點擊這兒查看★
       新優(yōu)惠
           ◆團體報名優(yōu)惠措施:兩人95折優(yōu)惠,三人或三人以上9折優(yōu)惠 。注意:在讀學生憑學生證,即使一個人也優(yōu)惠500元。
       質量保障

            1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
            2、培訓結束后免費提供一個月的技術支持,充分保證培訓后出效果;
            3、培訓合格學員可享受免費推薦就業(yè)機會。

            大型RISC處理器設計培訓班
    第1章 概述
    第2章 VLSI電路設計
      2.1 工藝技術基礎和電路設計風格
      2.2 設計流程
      2.3 設計階段劃分
    第3章 RISC處理器體系結構
      3.1 簡單的RISC處理器
      3.2 處理器體系結構的選擇
       3.2.1 體系結構擴展技術
       3.2.2 方案評估
       3.2.3 設計方案技術小結
    第4章 Verilog 簡短介紹
    第5章 外部行為描述
      5.1 RISC處理器如何工作
       5.1.1 匯編器
       5.1.2 測試板
      5.2 指令集
       5.2.1 LD/ST類裝載和存儲指令
       5.2.2 CTR類跳轉指令
       5.2.3 ALU類算術和邏輯指令
       5.2.4 特殊類指令
       5.2.5 綜合指令
       5.2.6 中斷
      5.3 基于Verilog HDL建模的指令解釋器
       5.3.1 概述
       5.3.2 組織結構
       5.3.3 應用
      5.4 測試方案詳細說明書
      5.5 定量描述
    第6章 處理器粗略結構的內部描述
      6.1 數(shù)據(jù)流
       6.1.1 指令在數(shù)據(jù)通路中的執(zhí)行
       6.1.2 數(shù)據(jù)通路的流水線
       6.1.3 流水線執(zhí)行方式的特性
      6.2 時序
       6.2.1 簡單的時鐘方案
       6.2.2 總線協(xié)議
      6.3 流水線級
       6.3.1 流水線級的命名和設計
       6.3.2 取指令級IF
       6.3.3 指令譯碼級ID
       6.3.4 執(zhí)行級EX
       6.3.5 存儲器訪問級MA
       6.3.6 回寫級WB
       6.3.7 流水線各級任務總結
      6.4 Cache和寄存器堆
       6.4.1 多功能Cache MPC
       6.4.2 跳轉目的Cache
       6.4.3 流水線中MPC和BTC的協(xié)同
       6.4.4 寄存器堆
      6.5 中斷的處理
    第7章 粗略結構模型的流水線劃分
      7.1 處理器CHIP
      7.2 取指令單元IFU
       7.2.1 I_BUS多選器
       7.2.2 IFU_ADDR_BUS多選器
       7.2.3 NPC_BUS多選器
       7.2.4 跳轉目的Cache BTC
       7.2.5 多功能Cache MPC
       7.2.6 跳轉決策邏輯BDL
       7.2.7 程序計數(shù)計算器PCC
       7.2.8 流水級禁止邏輯PDL
       7.2.9 指令譯碼邏輯IDL
       7.2.10 串行模式控制器 SMC
       7.2.11 擴展PC邏輯EPL
      7.3 指令譯碼單元IDU
       7.3.1 譯碼塊DG1 
       7.3.2 譯碼塊DG2
       7.3.3 譯碼塊DG3
       7.3.4 譯碼塊DG4
       7.3.5 譯碼塊DG5
       7.3.6 譯碼塊DG6
      7.4 算術邏輯單元ALU
       7.4.1 算術單元模型
       7.4.2 LOGIC模型
       7.4.3 SHIFT模型
      7.5 存儲器訪問單元MAU
      7.6 前推和寄存器單元FRU
       7.6.1 寄存器地址譯碼器RAC
       7.6.2 前推比較器CMP 
       7.6.3 前推選擇邏輯FSL
       7.6.4 寄存器訪問邏輯RAL
       7.6.5 數(shù)據(jù)和地址流水線
      7.7 構建完整的處理器
    第8章 門級模型綜合
      8.1 由半導體生產商提供的庫
       8.1.1 邏輯門
       8.1.2 內部緩沖器
       8.1.3 觸發(fā)器
       8.1.4 鎖存器
       8.1.5 輸入時鐘驅動器
       8.1.6 輸入緩沖器
       8.1.7 單向輸出緩沖器 
       8.1.8 雙向三態(tài)輸出緩沖器 
       8.1.9 測試用宏單元
       8.1.10 宏單元:加法器
       8.1.11 宏單元:移位器
       8.1.12 宏單元:用戶定義的RAM庫
       8.1.13 自主開發(fā)的庫單元:緩沖器
       8.1.14 自主開發(fā)的庫單元: 觸發(fā)器
       8.1.15 自主開發(fā)的庫單元:多選器
      8.2 手工綜合
       8.2.1 同步數(shù)據(jù)傳輸
       8.2.2 帶組合邏輯的寄存器
       8.2.3 寄存器流水線
       8.2.4 多路數(shù)據(jù)選擇器
       8.2.5 常數(shù)賦值
       8.2.6 變量賦值 
       8.2.7 行為級描述的間接綜合
      8.3 工具自動綜合
       8.3.1 綜合工具
       8.3.2 邏輯綜合的例子
      8.4 一個較大的綜合實例
       8.4.1 同步數(shù)據(jù)傳輸器
       8.4.2 組合邏輯
       8.4.3 數(shù)據(jù)選擇多選器
       8.4.4 間接綜合
       8.4.5 變量賦值
      8.5 特殊情況: 異步總線協(xié)議
      8.6 統(tǒng)計數(shù)據(jù)和設計經驗
      8.7 門級模型的仿真和優(yōu)化
       8.7.1 驗證
       8.7.2 優(yōu)化
      8.7.3 時序仿真 
    第9章 測試、可測性設計、測試儀以及測試板
      9.1 錯誤模型和錯誤覆蓋率
      9.2 自動測試儀(ATE)
       9.2.1 測試儀的配置和操作
       9.2.2 格式和模版
      9.3 可測性設計
       9.3.1 用于存儲器測試的多選器
       9.3.2 掃描通路
       9.3.3 信號分析
       9.3.4 半導體制造商的測試電路
      9.4 功能測試
      9.5 測試數(shù)據(jù)導出
       9.5.1 所需的測試方案和測試塊
       9.5.2 三態(tài)、靜態(tài)電流、工藝和存儲器測試
       9.5.3 功能測試
       9.5.4 評估測試方案
       9.5.5 ATE測試數(shù)據(jù)的準備
      9.6 ATE測試儀
       9.6.1 DUT卡的設置
       9.6.2 開始測試
       9.6.3 測試結果
      9.7 測試板
       9.7.1 底板
       9.7.2 PC接口卡和總線接口卡 
       9.7.3 存儲卡
       9.7.4 CPU卡
       9.7.5 評估
      9.8 結論
    第10章 總結和展望
      10.1 效率和復雜度
      10.2 用狀態(tài)圖和轉換圖進行大型VLSI設計的設計描述、分析和仿真
      10.3 錯誤模型和HDL的測試方案
    第11章 Verilog HDL建!
      11.1 EBNF格式語法
      11.2 Verilog語句
       11.2.1 結構語句
       11.2.2 變量聲明
       11.2.3 操作符
       11.2.4 程序控制
       11.2.5 其它語句
       11.2.6 VerilogXL 語句
      11.3 基本建模概念
       11.3.1 仿真器的并行執(zhí)行原理和事件控制機制
       11.3.2 時序控制
       11.3.3 層次化建模和實例化
       11.3.4 行為和結構建模
       11.3.5 變量陣列
       11.3.6 模型和組
       11.3.7 雙向通信
       11.3.8 一些實用編程指南
      11.4 實例
       11.4.1 簡單的流水線
       11.4.2 復雜的流水線
       11.4.3 ASIC處理器的行為級模型
      11.4.4 ASIC處理器的結構化模型
    11.5 語句的EBNF語法
     
    版權所有:曙海信息網絡科技有限公司 copyright 2000-2010
     
    上海總部

    地址:上海市真北路2500號星河世紀廣場A座1904
    (地鐵11號線上海西站4號出口,家樂福桃浦路店旁)
    郵編:200062
    熱線:021-51875830 32300767
    傳真:021-32300767
    業(yè)務手機:15921673576/13918613812
    E-mail:officeoffice@126.com
    客服QQ: shuhaipeixun
    北京分中心

    地址:北京市昌平區(qū)沙河南街11號312室
    (地鐵昌平線沙河站B出口) 郵編:102200 行走路線:請點擊這查看
    熱線:010-51292078 57292751
    傳真:010-51292078
    業(yè)務手機:13661044276 15313032557
    E-mail:officeoffice@126.com
    客服QQ:1243285887
    深圳分中心

    地址:深圳市羅湖區(qū)桂園路2號電影大廈A座1816
    (地鐵一號線大劇院站D出口旁,桂園路和解放路交叉口,近地王大廈)
    熱線:0755-61280252 25912501
    傳真:0755-25912501
    業(yè)務手機:13640932289
    郵編:518001
    信箱:qianru2@51qianru.cn
    客服QQ:2472106501
    南京分中心

    地址:江蘇省南京市棲霞區(qū)和燕路251號金港大廈B座2201室
    (地鐵一號線邁皋橋站1號出口旁,近南京火車站)
    熱線:4008699035
    傳真:025-84611061
    業(yè)務手機:13851400109
    郵編:210046
    信箱:qianru3@51qianru.cn
    客服QQ:973105434
     
    成都分中心

    地址:四川省成都市金牛區(qū)泰安里營門口路88號四威大廈1幢302 郵編:610031
    熱線:028-68802075 業(yè)務手機:13918613812 傳真:028-68802075
    客服QQ:973105434 E-mail:qianru4@51qianru.cn

    武漢分中心

    地址:湖北省武漢市江漢區(qū)新華路139號凱盟大廈401 郵編:430022
    熱線:027-50767718 業(yè)務手機:13657236279 傳真:027-50767718
    客服QQ:478681446 E-mail:qianru5@51qianru.cn

    雙休日、節(jié)假日及晚上可致電值班電話:021-51875830 值班手機:15921673576/13918613812


    備案號:滬ICP備05030316號

    .(2011年7月17日.................................................)...............................................................
    主站蜘蛛池模板: 永定县| 太和县| 根河市| 拉萨市| 时尚| 河源市| 栾城县| 怀集县| 穆棱市| 壤塘县| 墨江| 靖宇县| 屏南县| 闵行区| 宜阳县| 慈利县| 平昌县| 托克逊县| 新河县| 峨边| 中江县| 新昌县| 广灵县| 尉犁县| 大连市| 灯塔市| 中山市| 黑河市| 祥云县| 长宁区| 鄂温| 城口县| 新巴尔虎左旗| 临朐县| 临汾市| 新郑市| 元谋县| 当雄县| 堆龙德庆县| 穆棱市| 睢宁县|